+5 V

12V

10 Cuestiones de TEORIA (6 puntos). Puntuación: BIEN:+0.6 puntos., MAL: -0.15 puntos, N.C: 0

- Indique el punto de trabajo del transistor MOSFET de la figura cuando Vent =3V 1.
- [A]
- [B]  $V_{DS} = 3 \text{ V}, I_{DS} = 0.8 \text{ mA}.$
- $\bigcirc$  [C]  $V_{DS} = 2.5 \text{ V}, I_{DS} = 1 \text{ mA}.$ 
  - [D]  $V_{DS} = 0.2 \text{ V}$ ,  $I_{DS} = 1.92 \text{ mA}$ .



- Dado el siguiente circuito recortador a dos niveles, indique el rango de valores que pueden obtenerse en la salida del mismo si la entrada varía entre -10V y +10V (Vy=0.7V para ambos diodos).
  - [A] 0.7 V <= Vo <= 9.7V
  - ⑤ [B] -0.7V <= Vo <= 9.7V</p>
    - [C] -0.7V <= Vo <= 8.3V
    - [D] 0V <= Vo <= 5V

Vo Mux = 
$$9V + Vy = 9^{1}7V$$

Vo Min =  $9V - Vy = -0^{1}7V$ 

Vi o

R

Vi o

D2

El circuito de la figura es un inversor con BJT. Si Vol es 0.2V, indique la mínima tensión de entrada Vi que producirá el valor V<sub>OL</sub> en la salida.

- [B] 1,66V
- [C] 2,36V
- [D] 3,06V
- $V_{BE(ON)} = 0.7V$ ,  $V_{CE(SAT)} = 0.2V$ ,  $\beta = 100$   $CSOT = \frac{12 0^2 2V}{0^5 K}$   $CSOT = \frac{12 0^2 2V}{0^5 K}$   $CSOT = \frac{12 0^2 2V}{0^5 K}$   $CSOT = \frac{12 0^2 2V}{0^5 K}$ 
  - De entre las siguientes afirmaciones acerca del uso de diodos y BJTs en aplicaciones digitales, señale la respuesta FALSA:
  - Se puede construir una puerta OR de tres entradas con tres diodos, una resistencia y cables. [A]
  - La tensión de salida a nivel bajo de un inversor basado en BJT NPN es aproximadamente la tensión V<sub>CEsat</sub> del transistor. V 6
- [C] Se pueden construir puertas NAND y NOR usando únicamente diodos, resistencias y cables. 🔣 🥏
- El consumo de un inversor basado en BJT NPN es nulo cuando la salida está a nivel alto y en vacio (sin conectarle nada).

5. En las tablas adjuntas se indican las características eléctricas de dos familias lógicas A y B. Señale la afirmación CORRECTA:

|               | Fai                  | milia A            |                    |
|---------------|----------------------|--------------------|--------------------|
| $V_{IHmin}$   | V <sub>ILmax</sub>   | V <sub>OHmin</sub> | V <sub>OLmax</sub> |
| 2V            | 0.7V                 | 2.5V               | 0.4V               |
| lilmax lilmax |                      | I <sub>OHmax</sub> | loLmax             |
| 20μΑ          | 20μΑ -400μΑ -400μΑ 4 |                    | 4 mA               |

|                    | Familia B          |                    |                    |  |  |  |
|--------------------|--------------------|--------------------|--------------------|--|--|--|
| $V_{IHmin}$        | V <sub>ILmax</sub> | V <sub>OHmin</sub> | V <sub>OLmax</sub> |  |  |  |
| 3.5V               | 1.5V               | 4.95V              | 0.05V              |  |  |  |
| I <sub>IHmax</sub> | I <sub>ILmax</sub> | I <sub>OHmax</sub> | I <sub>OLmax</sub> |  |  |  |
| 10pA               | -10pA              | -0.5mA             | 0.5mA              |  |  |  |

- [A] La familia A tiene MEJOR margen de ruido que la familia B, ya que es MENOR.
- 🧐 [B] La familia B tiene MEJOR fan-out que la familia A, ya que es MAYOR. ج
  - [C] El fan-out de la familia A es 20. ND
  - [D] El margen de ruido de la familia A es 0.5V. No
  - 6. ¿Cuál de las siguientes afirmaciones sobre el transistor MOSFET de acumulación de canal N es FALSA?
  - [A] La Fuente y el Drenador son zonas semiconductoras altamente dopadas de tipo N, mientras que el Substrato es de tipo P.
  - [B] La Puerta está unida a una capa muy fina de aislante, lo que justifica que la corriente por dicho terminal se considere nula ( $I_G = 0$ ).
- [C] En un transistor MOSFET que se encuentre en conducción (I<sub>DS</sub>>0), si alguno de los terminales del transistor está conectado al Substrato sabremos que se trata del Drenador.
  - [D] En un transistor MOSFET que se encuentre en conducción (I<sub>DS</sub>>0), dependiendo de la zona de funcionamiento, el dispositivo puede comportarse como una resistencia (zona lineal/óhmica) ó como una fuente de corriente (saturación).
  - 7. Para el circuito de la figura, se ha dibujado el cronograma en las distintas salidas, siendo la señal A la entrada al mismo. Se puede afirmar que:

Datos: V<sub>CC</sub> = 5V; I<sub>CCL</sub> = 6 mA e I<sub>CCH</sub> = 2 mA, y el retardo de propagación medio de una puerta es de 5ns.



- [A] La potencia estática promedio consumida por cada puerta NAND es 30mW.
- [B] La potencia estática promedio consumida por la puerta AND es 26.7mW.
- [C] La potencia estática promedio consumida por el conjunto del circuito es 100mW.
- [D] Para realizar los cálculos de la potencia estática promedio consumida, se necesita conocer la frecuencia de la señal de entrada.

tiempo

8. Se quiere conectar una salida TTL en colector abierto con una entrada de un circuito lógico CMOS alimentado a +9V. Indique la respuesta CORRECTA:

| Familia A (TTL colector abierto) |                            |                    | Familia B (CMOS +9V) |                    |                    |                    |
|----------------------------------|----------------------------|--------------------|----------------------|--------------------|--------------------|--------------------|
| V <sub>OLmax</sub>               | I <sub>OHmax</sub> (fugas) | I <sub>OLmax</sub> | V <sub>IHmin</sub>   | V <sub>ILmax</sub> | I <sub>IHmax</sub> | I <sub>ILmax</sub> |
| 0.4 V                            | 100 μΑ                     | 16 mA              | 6.3 V                | 2.7 V              | 0.1 μΑ             | -0.1 μΑ            |

- [A] Es necesario conectar una resistencia de pull-up entre la salida y la alimentación de +9V. El valor de la resistencia debe estar comprendido entre 0.54ΚΩ y 26.97ΚΩ.
  [B] Se pueden conectar directamente.
  - [C] Es necesario poner un buffer TTL en la salida para compatibilizar la corriente a nivel bajo.

[D] Es necesario conectar una resistencia de pull-up entre la salida y la alimentación de +9V. El valor de la resistencia debe estar comprendido entre 2.1K $\Omega$  y 41.4K $\Omega$ .

5 RMAX = 20-6/30 = 2/70 = 26/97

9. Se desea conectar entre sí dos familias lógicas A y B (A →B) cuyas especificaciones se indican en las tablas adjuntas. Seleccionar la opción CORRECTA de entre las que siguen:

| Familia A (+5V)    |                    |                    | Familia B (+12V)   |                    |                    |                    |                    |
|--------------------|--------------------|--------------------|--------------------|--------------------|--------------------|--------------------|--------------------|
| V <sub>IHmin</sub> | V <sub>ILmax</sub> | V <sub>OHmin</sub> | V <sub>OLmax</sub> | V <sub>IHmin</sub> | $V_{ILmax}$        | $V_{OHmin}$        | V <sub>OLmax</sub> |
| 2 V                | 0.8 V              | 2.4 V              | 0.4 V              | 8.3 V              | 3.7 V              | 11.9 V             | 0.1 V              |
| I <sub>IHmax</sub> | I <sub>ILmax</sub> | I <sub>OHmax</sub> | I <sub>OLmax</sub> | I <sub>IHmax</sub> | I <sub>ILmax</sub> | l <sub>OHmax</sub> | I <sub>OLmax</sub> |
| 40 μΑ              | -1.6 mA            | -400 μΑ            | 16 mA              | 100 pA             | -100 pA            | -0.5 mA            | 0.5 mA             |

- [A] Se puede realizar la conexión directamente. 🤘 🔿
- [B] Los niveles lógicos son compatibles y el margen de ruido global es de 0.7V
- - [D] Las corrientes son incompatibles, por lo que hay que añadir entre A y B un buffer amplificador de corriente.
  - 10. Dado el siguiente circuito secuencial, implementado con biestables D, señalar la afirmación CORRECTA:

Parámetros temporales: Biestable: (Set up:  $t_{su}$  = 20 ns, Hold:  $t_h$  = 5 ns, Retardo:  $t_{pd(max)}$  = 40 ns), Puertas AND y OR: (Retardo:  $t_{pd(max)}$  = 20 ns).

- [A] La frecuencia máxima de funcionamiento es de 10MHz.
  - [B] La frecuencia máxima de funcionamiento es de 11.76MHz.
  - [C] El circuito cumple la condición de set-up para cualquier frecuencia.
  - [D] El circuito no funciona bien por los retardos excesivos a la salida de los biestables.



(PAGINA INTENCIONADAMENTE EN BLANCO)

5

Apellido:

SOLUCIONES

Nombre:

## PROBLEMA 1 (4 PUNTOS)

El circuito de la figura implementa una determinada función lógica F con transistores NMOS. Se pide:

**Nota:** En zona óhmica utilice la expresión aproximada  $R_{ON} \approx 1/(2K(V_{GS} - V_T))$ , y en saturación  $I_{DS} = K(V_{GS} - V_T)^2$ 



[A] (0.8 Puntos) Analice el funcionamiento del circuito para la combinación de entradas A =B = 0V ("0" lógico):

Indique el estado de los transistores

T1: OFF T2: OFF T3: OH

 Dibuje el circuito eléctrico equivalente (cada MOSFET en ON se representa por su R<sub>ON</sub>) y calcule la tensión en C y en F. Justifique el estado de los transistores.



[B] (0.8 Puntos) Analice el funcionamiento del circuito para la combinación de entradas A = 0V ("0" lógico), B = 5V ("1" lógico):

Indique el estado de los transistores

T1: 0 F F T2: 0 H T3: 0 F F

 Dibuje el circuito eléctrico equivalente (cada MOSFET en ON se representa por su R<sub>ON</sub>) y calcule la tensión en C y en F. Justifique el estado de los transistores.



[C] (0.8 Puntos) Analice el funcionamiento del circuito para la combinación de entradas A = 5V ("1" lógico), B = 5V ("1" lógico):

Indique el estado de los transistores

| T1: 0H | T2: 0 M | T3: 0 FF |
|--------|---------|----------|
|--------|---------|----------|

 Dibuje el circuito eléctrico equivalente (cada MOSFET en ON se representa por su R<sub>ON</sub>) y calcule la tensión en C y en F. Justifique el estado de los transistores.



[D] (0.8 Puntos) Rellene la tabla de verdad del circuito lógico e indique la función lógica F

| Α | В | F (nivel lógico) | Función lógica: OR |
|---|---|------------------|--------------------|
| 0 | 0 | 0                | F =                |
| 0 | 1 | 4                |                    |
| 1 | 0 | À                | (F= A+B)           |
| 1 | 1 | 1                |                    |

[E] (0.8 Puntos) Para controlar el encendido de un LED por parte del circuito lógico anterior, se diseña el siguiente esquema. Calcule el valor de R para conseguir una iluminación adecuada del LED. Suponga que:

 $V_{LED}$  = 2V,  $I_{LED}$  = 20 mA

El Mosfet externo tiene una  $R_{on} = 5\Omega$  para una  $V_{GS} = 5V$ 

